又大又粗又硬又爽又黄毛片,国产精品亚洲第一区在线观看,国产男同GAYA片大全,一二三四视频社区5在线高清

當(dāng)前位置:網(wǎng)站首頁(yè) >> 作文 >> 2023年fpga選擇題及答案(5篇)

2023年fpga選擇題及答案(5篇)

格式:DOC 上傳日期:2024-03-20 17:16:43
2023年fpga選擇題及答案(5篇)
時(shí)間:2024-03-20 17:16:43     小編:zdfb

在日常的學(xué)習(xí)、工作、生活中,肯定對(duì)各類范文都很熟悉吧。寫(xiě)范文的時(shí)候需要注意什么呢?有哪些格式需要注意呢?下面是小編幫大家整理的優(yōu)質(zhì)范文,僅供參考,大家一起來(lái)看看吧。

fpga選擇題及答案篇一

一、判斷題(每題1分,12 分,正確的√,錯(cuò)誤的╳)1.軟件測(cè)試的目的是盡可能多的找出軟件的缺陷。()軟件測(cè)試的目的就是為了發(fā)現(xiàn)軟件中的缺陷,從這個(gè)意義上面說(shuō)上面的這個(gè)論斷是正確的。

不少人會(huì)認(rèn)為軟件測(cè)試可以保證軟件的質(zhì)量,其實(shí)這個(gè)觀點(diǎn)是錯(cuò)誤,測(cè)試只是軟件質(zhì)量控制中的一個(gè)角色,其活動(dòng)并不能達(dá)成軟件質(zhì)量保證的效果。所以不要認(rèn)為一個(gè)公司里面如果有了軟件測(cè)試人員,產(chǎn)品的質(zhì)量就會(huì)好起來(lái)。

2.beta 測(cè)試是驗(yàn)收測(cè)試的一種。()beta測(cè)試和驗(yàn)收測(cè)試是兩種不同的測(cè)試。

驗(yàn)收測(cè)試的目的是為了以發(fā)現(xiàn)”未實(shí)現(xiàn)的需求”為目的,以評(píng)估”適合使用”為目標(biāo),該類測(cè)試的不是以發(fā)現(xiàn)缺陷為主要目的。

beta測(cè)試是一模擬真實(shí)的使用環(huán)境從而發(fā)現(xiàn)缺陷的一種測(cè)試。所以兩者之間的是非包容關(guān)系。

----但我覺(jué)得以上的解釋有問(wèn)題,施驗(yàn)收測(cè)試的常用策略有三種,它們分別是:·正式驗(yàn)收·非正式驗(yàn)收或alpha 測(cè)試·beta 測(cè)試。顯然,無(wú)論是alpha測(cè)試還是beta測(cè)試,都是屬于驗(yàn)收測(cè)試。

3.驗(yàn)收測(cè)試是由最終用戶來(lái)實(shí)施的。()上面說(shuō)到了驗(yàn)收測(cè)試的目的和目標(biāo),所以驗(yàn)收測(cè)試也可是是軟件生產(chǎn)的企業(yè)內(nèi)部人員來(lái)實(shí)施。例如產(chǎn)品經(jīng)理。

當(dāng)軟件以項(xiàng)目的形式出現(xiàn),那么驗(yàn)收測(cè)試由最終用戶來(lái)實(shí)施的情況是比較長(zhǎng)見(jiàn)的。但是對(duì)于產(chǎn)品形式的軟件,生產(chǎn)企業(yè)內(nèi)部的驗(yàn)收測(cè)試會(huì)更多。

4.項(xiàng)目立項(xiàng)前測(cè)試人員不需要提交任何工件。()應(yīng)該說(shuō)這道題目沒(méi)有明確的答案,在項(xiàng)目立項(xiàng)前測(cè)試人員是不是要把一些準(zhǔn)備工作以工件的形式給記錄下來(lái)是完全取決于該企業(yè)的軟件開(kāi)發(fā)過(guò)程的要求。同時(shí)不同企業(yè),立項(xiàng)前要達(dá)成的一些必要條件也是大相徑庭的。應(yīng)該說(shuō)這一題目出的不是很好,如果你是出題人這家企業(yè)的測(cè)試工程師,那么就應(yīng)該有一個(gè)明確的答案。5.單元測(cè)試能發(fā)現(xiàn)約80%的軟件缺陷。()同樣這一題目也沒(méi)有標(biāo)準(zhǔn)答案。因?yàn)樵摂?shù)據(jù)的來(lái)源和其統(tǒng)計(jì)的方法,樣本都沒(méi)有一個(gè)工業(yè)標(biāo)準(zhǔn)。這樣出來(lái)的數(shù)據(jù)同樣不具有權(quán)威性。這里我可以說(shuō)一個(gè)簡(jiǎn)單的例子,在用asp,php這類腳本語(yǔ)言開(kāi)發(fā)網(wǎng)頁(yè)的時(shí)候是根本沒(méi)有復(fù)雜的單元測(cè)試。那么這樣的數(shù)字應(yīng)用在網(wǎng)站開(kāi)發(fā)上面是否有意義,還是值得商榷的。所以這道題目出的不好,沒(méi)有明確的答案

6.代碼評(píng)審是檢查源代碼是否達(dá)到模塊設(shè)計(jì)的要求。()代碼審查是一種靜態(tài)技術(shù),從這個(gè)意義上說(shuō)代碼復(fù)查是需要和其他的一些動(dòng)態(tài)測(cè)試技術(shù)配合才能檢查代碼是否符合設(shè)計(jì)的要求 7.自底向上集成需要測(cè)試員編寫(xiě)驅(qū)動(dòng)程序。()

這道題目大家看下top-down 和 down-top的集成測(cè)試示意圖就能得出明確的答案。這里需要了解的是什么是驅(qū)動(dòng)測(cè)試程序,什么是樁程序。如果集成組件數(shù)量眾多,多關(guān)系層次,那么不論是什么類型的集成測(cè)試。驅(qū)動(dòng)程序和樁程序都是需要開(kāi)發(fā)的。

自頂向下需要開(kāi)發(fā)樁模塊 自底向下需要開(kāi)發(fā)驅(qū)動(dòng)模塊

8.負(fù)載測(cè)試是驗(yàn)證要檢驗(yàn)的系統(tǒng)的能力最高能達(dá)到什么程度。()load testing(負(fù)載測(cè)試),通過(guò)測(cè)試系統(tǒng)在資源超負(fù)荷情況下的表現(xiàn),以發(fā)現(xiàn)設(shè)計(jì)上的錯(cuò)誤或驗(yàn)證系統(tǒng)的負(fù)載能力。在這種測(cè)試中,將使測(cè)試對(duì)象承擔(dān)不同的工作量,以評(píng)測(cè)和評(píng)估測(cè)試對(duì)象在不同工作量條件下的性能行為,以及持續(xù)正常運(yùn)行的能力。

負(fù)載測(cè)試的目標(biāo)是確定并確保系統(tǒng)在超出最大預(yù)期工作量的情況下仍能正常運(yùn)行。

此外,負(fù)載測(cè)試還要評(píng)估性能特征,例如,響應(yīng)時(shí)間、事務(wù)處理速率和其他與時(shí)間相關(guān)的方面。

9.測(cè)試人員要堅(jiān)持原則,缺陷未修復(fù)完堅(jiān)決不予通過(guò)。()

同樣,這一題沒(méi)有正確的答案。缺陷是否修復(fù)是需要聽(tīng)取測(cè)試人員的意見(jiàn),但測(cè)試人員的意見(jiàn)非決定性。所以還是要看一個(gè)企業(yè)賦予測(cè)試人員有多大的權(quán)力。10.代碼評(píng)審員一般由測(cè)試員擔(dān)任。()如果測(cè)試員有這個(gè)水平,那么當(dāng)然是可以參加的。不過(guò)大多數(shù)的企業(yè)不會(huì)讓普通的測(cè)試人員參與代碼的評(píng)審。

11.我們可以人為的使得軟件不存在配置問(wèn)題。()首先大家先搞清楚什么是配置管理什么是軟件配置,從這道題目中看不出出題人想問(wèn)的是關(guān)鍵工程中的配置管理還是單純的軟件配置。但是可以肯定的是不論是何種情況,答案均是否定的。

12.集成測(cè)試計(jì)劃在需求分析階段末提交。()

集成測(cè)試計(jì)劃在開(kāi)發(fā)人員完成軟件集成計(jì)劃之后就可以開(kāi)始進(jìn)行了。所以在需求分析階段之后提交是不現(xiàn)實(shí)的事情,應(yīng)該在軟件的設(shè)計(jì)階段后,編碼前。

二、不定項(xiàng)選擇題(每題2 分,10分)1.軟件驗(yàn)收測(cè)試的合格通過(guò)準(zhǔn)則是:()a. 軟件需求分析說(shuō)明書(shū)中定義的所有功能已全部實(shí)現(xiàn),性能指標(biāo)全部達(dá)到要求。b. 所有測(cè)試項(xiàng)沒(méi)有殘余一級(jí)、二級(jí)和一

c. 立項(xiàng)審批表、需求分析文檔、設(shè)計(jì)文檔和編碼實(shí)現(xiàn)一致。d. 驗(yàn)收測(cè)試工件齊全。

回答這道題,你必須是這家企業(yè)的員工。前面說(shuō)到了驗(yàn)收測(cè)試的目的和目標(biāo),一個(gè)是需求必須實(shí)現(xiàn),二是證明軟件是適合使用的。這樣能滿足這兩個(gè)通用標(biāo)準(zhǔn)就可以了。當(dāng)然有些軟件企業(yè)會(huì)對(duì)驗(yàn)收測(cè)試標(biāo)準(zhǔn)做一些調(diào)整。2.軟件測(cè)試計(jì)劃評(píng)審會(huì)需要哪些人員參加?()a.項(xiàng)目經(jīng)理 b.sqa 負(fù)責(zé)人 c.配置負(fù)責(zé)人 d.測(cè)試組

上面的4種角色都需要參與

3.下列關(guān)于alpha 測(cè)試的描述中正確的是:()a.a(chǎn)lpha 測(cè)試需要用戶代表參加 b.a(chǎn)lpha 測(cè)試不需要用戶代表參加 c.a(chǎn)lpha 測(cè)試是系統(tǒng)測(cè)試的一種 d.a(chǎn)lpha 測(cè)試是驗(yàn)收測(cè)試的一種

首先大家需要知道alpha測(cè)試是系統(tǒng)級(jí)別的測(cè)試,該測(cè)試是在一個(gè)受控的環(huán)境中進(jìn)行的。用戶需要直接參與進(jìn)來(lái)。所以答案應(yīng)該是ad 4.測(cè)試設(shè)計(jì)員的職責(zé)有:()a.制定測(cè)試計(jì)劃 b.設(shè)計(jì)測(cè)試用例

c.設(shè)計(jì)測(cè)試過(guò)程、腳本 d.評(píng)估測(cè)試活動(dòng)

合理的答案的是bc,同時(shí)要看軟件企業(yè)對(duì)該類人員的職責(zé)是如何定義。5.軟件實(shí)施活動(dòng)的進(jìn)入準(zhǔn)則是:()a.需求工件已經(jīng)被基線化 b.詳細(xì)設(shè)計(jì)工件已經(jīng)被基線化 c.構(gòu)架工件已經(jīng)被基線化 d.項(xiàng)目階段成果已經(jīng)被基線化 先要了解一下什么是基線。這個(gè)是軟件配置管理中一個(gè)重要的概念。工作產(chǎn)品必須納入到一定的基線里面。所以選擇abc是必定的,至于是否選擇d要看這家企業(yè)自身的標(biāo)準(zhǔn)了

填空題(每空1分,24 分)

1.軟件驗(yàn)收測(cè)試包括___、___、____三種類型。

軟件驗(yàn)收測(cè)試包括正式驗(yàn)收測(cè)試、alpha測(cè)試、beta測(cè)試三種測(cè)試。

2.系統(tǒng)測(cè)試的策略有功能測(cè)試、、、、易用性測(cè)試、、、、、、、、、、等15 種方法。

《軟件測(cè)試的藝術(shù)》:功能測(cè)試,容量測(cè)試,負(fù)載測(cè)試,易用性測(cè)試,安全性測(cè)試,性能測(cè)試,存儲(chǔ)測(cè)試,配置測(cè)試,兼容性測(cè)試,安裝測(cè)試,可靠性測(cè)試,可恢復(fù)性測(cè)試,適用性測(cè)試,文檔測(cè)試,過(guò)程測(cè)試

3.設(shè)計(jì)系統(tǒng)測(cè)試計(jì)劃需要參考的項(xiàng)目文檔有____和迭代計(jì)劃。設(shè)計(jì)系統(tǒng)測(cè)試計(jì)劃需要參考的項(xiàng)目文檔有軟件測(cè)試計(jì)劃、軟件需求工件、和迭代計(jì)劃。4.對(duì)面向過(guò)程的系統(tǒng)采用的集成策略有___、___兩種。自頂向下,自底向上

5.通過(guò)畫(huà)因果圖來(lái)寫(xiě)測(cè)試用例的步驟為_(kāi)__、___、___、___及把因果圖轉(zhuǎn)換為狀態(tài)圖共五個(gè)步驟。

利用因果圖生成測(cè)試用例的基本步驟是:

a 分析軟件規(guī)格說(shuō)明描述中,哪些是原因(即輸入條件或輸入條件的等價(jià)類),哪些是結(jié)果(即輸出條件),并給每個(gè)原因和結(jié)果賦予一個(gè)標(biāo)識(shí)符。b 分析軟件規(guī)格說(shuō)明描述中的語(yǔ)義,找出原因與結(jié)果之間,原因與原因之間對(duì)應(yīng)的是什么關(guān)系? 根據(jù)這些關(guān)系,畫(huà)出因果圖。c 由于語(yǔ)法或環(huán)境限制,有些原因與原因之間,原因與結(jié)果之間的組合情況不可能出現(xiàn)。為表明這些特殊情況,在因果圖上用一些記號(hào)標(biāo)明約束或限制條件。d 把因果圖轉(zhuǎn)換成判定表。

e 把判定表的每一列拿出來(lái)作為依據(jù),設(shè)計(jì)測(cè)試用例。

fpga選擇題及答案篇二

第 1 章 fpga基礎(chǔ)知識(shí)

1.1 fpga設(shè)計(jì)工程師努力的方向

sopc,高速串行i/o,低功耗,可靠性,可測(cè)試性和設(shè)計(jì)驗(yàn)證流程的優(yōu)化等方面。隨著芯片工藝的提高,芯片容量、集成度都在增加,fpga設(shè)計(jì)也朝著高速、高度集成、低功耗、高可靠性、高可測(cè)、可驗(yàn)證性發(fā)展。芯片可測(cè)、可驗(yàn)證,正在成為復(fù)雜設(shè)計(jì)所必備的條件,盡量在上板之前查出bug,將發(fā)現(xiàn)bug的時(shí)間提前,這也是一些公司花大力氣設(shè)計(jì)仿真平臺(tái)的原因。另外隨著單板功能的提高、成本的壓力,低功耗也逐漸進(jìn)入fpga設(shè)計(jì)者的考慮范圍,完成相同的功能下,考慮如何能夠使芯片的功耗最低。高速串行io的應(yīng)用,也豐富了fpga的應(yīng)用范圍,象xilinx的v2pro中的高速鏈路也逐漸被應(yīng)用??傊?,學(xué)無(wú)止境,當(dāng)掌握一定概念、方法之后,就要開(kāi)始考慮fpga其它方面的問(wèn)題了。

1.2 簡(jiǎn)述fpga等可編程邏輯器件設(shè)計(jì)流程

系統(tǒng)設(shè)計(jì)電路構(gòu)思,設(shè)計(jì)說(shuō)明與設(shè)計(jì)劃分,電路設(shè)計(jì)與輸入(hdl代碼、原理圖),功能仿真與測(cè)試,邏輯綜合,門級(jí)綜合,邏輯驗(yàn)證與測(cè)試(綜合后仿真),布局布線,時(shí)序仿真,板級(jí)驗(yàn)證與仿真,加載配置,在線調(diào)試。常用開(kāi)發(fā)工具(altera fpga)

hdl語(yǔ)言輸入:text editor(hdl語(yǔ)言輸入),還可以使用ultra edit 原理圖輸入:schematic editor ip core輸入:megawinzad 綜合工具:synplify/synplify pro,qaustus ii內(nèi)嵌綜合工具 仿真工具:modelsim 實(shí)現(xiàn)與優(yōu)化工具:quartus ii集成的實(shí)現(xiàn)工具有assignment editor(約束編輯器)、logiclock(邏輯鎖定工具)、powerfit fitter(布局布線器)、timing analyzer(時(shí)序分析器,sta分析工具)、floorplan editor(布局規(guī)劃器)、chip editor(底層編輯器)、design space explorer(設(shè)計(jì)空間管理器)、design assistant(檢查設(shè)計(jì)可靠性)等。后端輔助工具:assembler(編程文件生成工具),programmer(下載編程工具),powergauge(功耗仿真器)

調(diào)試工具:signaltap ii(在線邏輯分析儀),signalprobe(信號(hào)探針)。系統(tǒng)級(jí)設(shè)計(jì)環(huán)境:sopc builder,dsp builder,software builder。

1.3 quartus文件管理

1.編譯必需的文件:設(shè)計(jì)文件(.gdf、.bdf、edif輸入文件、.tdf、verilog設(shè)計(jì)文件、.vqm、.vt、vhdl設(shè)計(jì)文件、.vht)、存儲(chǔ)器初始化文件(.mif、.rif、.hex)、配置文件(.qsf、.tcl)、工程文件(.qpf)。2.編譯過(guò)程中生成的中間文件(.,.hdb,.xml等)3.編譯結(jié)束后生成的報(bào)告文件(.rpt、.qsmg等)

4.根據(jù)個(gè)人使用習(xí)慣生成的界面配置文件(.qws等)5.編程文件(.sof、.pof、.ttf等)

1.4 ic設(shè)計(jì)流程 寫(xiě)出一份設(shè)計(jì)規(guī)范,設(shè)計(jì)規(guī)范評(píng)估,選擇芯片和工具,設(shè)計(jì),(仿真,設(shè)計(jì)評(píng)估,綜合,布局和布線,仿真和整體檢驗(yàn))檢驗(yàn),最終評(píng)估,系統(tǒng)集成與測(cè)試,產(chǎn)品運(yùn)輸。設(shè)計(jì)規(guī)則:使用自上而下的設(shè)計(jì)方法(行為級(jí),寄存器傳輸級(jí),門電路級(jí)),按器件的結(jié)構(gòu)來(lái)工作,做到同步設(shè)計(jì),防止亞穩(wěn)態(tài)的出現(xiàn),避免懸浮的節(jié)點(diǎn),避免總線的爭(zhēng)搶(多個(gè)輸出端同時(shí)驅(qū)動(dòng)同一個(gè)信號(hào))。

設(shè)計(jì)測(cè)試(dft)強(qiáng)調(diào)可測(cè)試性應(yīng)該是設(shè)計(jì)目標(biāo)的核心,目的是排除一個(gè)芯片的設(shè)計(jì)缺陷,捕獲芯片在物理上的缺陷問(wèn)題。

asic設(shè)計(jì)要求提供測(cè)試結(jié)構(gòu)和測(cè)試系向量。fpga等默認(rèn)生產(chǎn)廠商已經(jīng)進(jìn)行了適當(dāng)?shù)臏y(cè)試。測(cè)試的10/10原則:測(cè)試電路的規(guī)模不要超過(guò)整個(gè)fpga的10%,花費(fèi)在設(shè)計(jì)和仿真測(cè)試邏輯上的時(shí)間不應(yīng)超過(guò)設(shè)計(jì)整個(gè)邏輯電路的10%。

1.5 fpga基本結(jié)構(gòu)

可編程輸入/輸出單元,基本可編程邏輯單元,嵌入式塊ram,豐富的布線資源,底層嵌入式功能單元,內(nèi)嵌專用硬核。

常用的電氣標(biāo)準(zhǔn)有l(wèi)vttl,lccmos,sstl,hstl,lvds,lvpecl,pci等。fpga懸浮的總線會(huì)增加系統(tǒng)內(nèi)的噪聲,增加功率的損耗,并且具有潛在的產(chǎn)生不穩(wěn)定性的問(wèn)題,解決方案是加上拉電阻。

對(duì)于sram型器件,路徑是通過(guò)編程多路選擇器實(shí)現(xiàn);對(duì)于反熔絲型器件,路徑通過(guò)傳導(dǎo)線(高阻抗,有rc延時(shí))來(lái)實(shí)現(xiàn)的。這兩種結(jié)構(gòu)都顯著加大了路徑延時(shí)。

1.6 fpga選型時(shí)要考慮哪些方面?

需要的邏輯資源、應(yīng)用的速度要求,功耗,可靠性,價(jià)格,開(kāi)發(fā)環(huán)境和開(kāi)發(fā)人員的熟悉程度。

1.7 同步設(shè)計(jì)的規(guī)則 單個(gè)時(shí)鐘域:

1、所有的數(shù)據(jù)都要通過(guò)組合邏輯和延時(shí)單元,典型的延時(shí)單元是觸發(fā)器,這些觸發(fā)器被一 個(gè)時(shí)鐘信號(hào)所同步;

2、延時(shí)總是由延時(shí)單元來(lái)控制,而不是由組合邏輯來(lái)控制;

3、組合邏輯所產(chǎn)生的信號(hào)不能在沒(méi)有通過(guò)一個(gè)同步延時(shí)單元的情況下反饋回到同一個(gè)組 合邏輯;

4、時(shí)鐘信號(hào)不能被門控,必須直接到達(dá)延時(shí)單元的時(shí)鐘輸入端,而不是經(jīng)過(guò)任何組合邏輯;

5、數(shù)據(jù)信號(hào)必須只通向組合邏輯或延時(shí)單元的數(shù)據(jù)輸入端。多個(gè)時(shí)鐘域:

把通過(guò)兩個(gè)不同時(shí)鐘作用區(qū)域之間的信號(hào)作為異步信號(hào)處理

1.8 你所知道的可編程邏輯器件有哪些? pal/gal,cpld,fpga pla:可編程邏輯陣列,一種用于大規(guī)模的與陣列和或陣列的邏輯器件,用于實(shí)現(xiàn)布爾邏輯的不同組合。

pla:可編程陣列邏輯,一種邏輯器件,由大規(guī)模的與陣列和規(guī)模小且數(shù)量固定的或門組成,可用于實(shí)現(xiàn)布爾邏輯和狀態(tài)機(jī)。

pal:很短的交貨時(shí)間、可編程的、沒(méi)有nre(非循環(huán)工程)費(fèi)用 門陣列:高密度性、能實(shí)現(xiàn)許多邏輯函數(shù)、速度相對(duì)較快 1.9 fpga、asic、cpld的概念及區(qū)別

fpga(field programmable gate array)是可編程asic。

asic專用集成電路,它是面向?qū)iT用途的電路,專門為一個(gè)用戶設(shè)計(jì)和制造的。根據(jù)一個(gè)用戶的特定要求,能以低研制成本,短、交貨周期供貨的全定制,半定制集成電路。與門陣列等其它asic(application specific ic)相比,它們又具有設(shè)計(jì)開(kāi)發(fā)周期短、設(shè)計(jì)制造成本低、開(kāi)發(fā)工具先進(jìn)、標(biāo)準(zhǔn)產(chǎn)品無(wú)需測(cè)試、質(zhì)量穩(wěn)定以及可實(shí)時(shí)在線檢驗(yàn)等優(yōu)點(diǎn)。

fpga采用同步時(shí)鐘設(shè)計(jì),使用全局時(shí)鐘驅(qū)動(dòng),采用時(shí)鐘驅(qū)動(dòng)方式在各級(jí)專用布線資源上靈活布線,asic有時(shí)采用異步邏輯,一般采用門控時(shí)鐘驅(qū)動(dòng),一旦設(shè)計(jì)完成,其布線是固定的。fpga比asic開(kāi)發(fā)周期短,成本低,設(shè)計(jì)靈活。

cpld(complex programmable logic device)是復(fù)雜可編程邏輯器件。cpld開(kāi)關(guān)矩陣路徑設(shè)計(jì)的一個(gè)優(yōu)點(diǎn)是信號(hào)通過(guò)芯片的延時(shí)時(shí)間是確定的。設(shè)計(jì)者通過(guò)計(jì)算經(jīng)由功能模塊、i/o模塊和開(kāi)關(guān)矩陣的延遲就可以 任何信號(hào)的延遲時(shí)間,并且信號(hào)沿金屬線傳遞所引起的延遲是可忽略的。

1.10 鎖存器(latch)和觸發(fā)器(flip-flop)區(qū)別?

電平敏感的存儲(chǔ)器件稱為鎖存器,可分為高電平鎖存器和低電平鎖存器,用于不同時(shí)鐘 之間的信號(hào)同步。

由交叉耦合的門構(gòu)成的雙穩(wěn)態(tài)的存儲(chǔ)原件稱為觸發(fā)器。分為上升沿觸發(fā)和下降沿觸發(fā)??梢哉J(rèn)為是兩個(gè)不同電平敏感的鎖存器串連而成。前一個(gè)鎖存器決定了觸發(fā)器的建立時(shí)間,后一個(gè)鎖存器則決定了保持時(shí)間。

鎖存器對(duì)脈沖電平敏感,在時(shí)鐘脈沖的電平作用下改變狀態(tài)。鎖存器是電平觸發(fā)的存儲(chǔ)單元,數(shù)據(jù)存儲(chǔ)的動(dòng)作取決于輸入時(shí)鐘(或者使能)信號(hào)的電平值,僅當(dāng)鎖存器處于使能狀態(tài)時(shí),輸出才會(huì)隨著數(shù)據(jù)輸入發(fā)生變化。

鎖存器不同于觸發(fā)器,它不在鎖存數(shù)據(jù)時(shí),輸出端的信號(hào)隨輸入信號(hào)變化,就像信號(hào)通過(guò)一個(gè)緩沖器一樣;一旦鎖存信號(hào)起鎖存作用,則數(shù)據(jù)被鎖住,輸入信號(hào)不起作用。鎖存器也稱為透明鎖存器,指的是不鎖存時(shí)輸出對(duì)于輸入是透明的。

應(yīng)用場(chǎng)合:數(shù)據(jù)有效遲后于時(shí)鐘信號(hào)有效。這意味著時(shí)鐘信號(hào)先到,數(shù)據(jù)信號(hào)后到。在某些運(yùn)算器電路中有時(shí)采用鎖存器作為數(shù)據(jù)暫存器。

缺點(diǎn):時(shí)序分析較困難。

不要鎖存器的原因:

1、鎖存器容易產(chǎn)生毛刺,2、鎖存器在asic設(shè)計(jì)中應(yīng)該說(shuō)比f(wàn)f要簡(jiǎn)單,但是在fpga的資源中,大部分器件沒(méi)有鎖存器這個(gè)東西,所以需要用一個(gè)邏輯門和ff來(lái)組成鎖存器,這樣就浪費(fèi)了資源。

優(yōu)點(diǎn):面積小。鎖存器比f(wàn)f快,所以用在地址鎖存是很合適的,不過(guò)一定要保證所有的latch信號(hào)源的質(zhì)量,鎖存器在cpu設(shè)計(jì)中很常見(jiàn),正是由于它的應(yīng)用使得cpu的速度比外部io部件邏輯快許多。latch完成同一個(gè)功能所需要的門較觸發(fā)器要少,所以在asic中用的較多。

寄存器用來(lái)存放數(shù)據(jù)的一些小型存儲(chǔ)區(qū)域,用來(lái)暫時(shí)存放參與運(yùn)算的數(shù)據(jù)和運(yùn)算結(jié)果,它被廣泛的用于各類數(shù)字系統(tǒng)和計(jì)算機(jī)中。其實(shí)寄存器就是一種常用的時(shí)序邏輯電路,但這種時(shí)序邏輯電路只包含存儲(chǔ)電路。寄存器的存儲(chǔ)電路是由鎖存器或觸發(fā)器構(gòu)成的,因?yàn)橐粋€(gè)鎖存器或觸發(fā)器能存儲(chǔ)1位二進(jìn)制數(shù),所以由n個(gè)鎖存器或觸發(fā)器可以構(gòu)成n位寄存器。工程中的寄存器一般按計(jì)算機(jī)中字節(jié)的位數(shù)設(shè)計(jì),所以一般有8位寄存器、16位寄存器等。對(duì)寄存器中的觸發(fā)器只要求它們具有置

1、置0的功能即可,因而無(wú)論是用同步rs結(jié)構(gòu)觸發(fā)器,還是用主從結(jié)構(gòu)或邊沿觸發(fā)結(jié)構(gòu)的觸發(fā)器,都可以組成寄存器。一般由d觸發(fā)器組成,有公共輸入/輸出使能控制端和時(shí)鐘,一般把使能控制端作為寄存器電路的選擇信號(hào),把時(shí)鐘控制端作為數(shù)據(jù)輸入控制信號(hào)。寄存器的應(yīng)用

1.可以完成數(shù)據(jù)的并串、串并轉(zhuǎn)換;

2.可以用做顯示數(shù)據(jù)鎖存器:許多設(shè)備需要顯示計(jì)數(shù)器的記數(shù)值,以8421bcd碼記數(shù),以七段顯示器顯示,如果記數(shù)速度較高,人眼則無(wú)法辨認(rèn)迅速變化的顯示字符。在計(jì)數(shù)器和譯碼器之間加入一個(gè)鎖存器,控制數(shù)據(jù)的顯示時(shí)間是常用的方法。3.用作緩沖器;

4.組成計(jì)數(shù)器:移位寄存器可以組成移位型計(jì)數(shù)器,如環(huán)形或扭環(huán)形計(jì)數(shù)器。

1.11 jtag信號(hào)

tck:測(cè)試時(shí)鐘輸入,用于移位控制,上升沿將測(cè)試指令、測(cè)試數(shù)據(jù)和控制輸入信號(hào)移入芯片;下降沿時(shí)將數(shù)據(jù)從芯片移出。

tms:測(cè)試模式選擇,串行輸入端,用于控制芯片內(nèi)部的jtag狀態(tài)機(jī)。

tdi:測(cè)試數(shù)據(jù)輸入,串行輸入端,用于指令和編程數(shù)據(jù)的輸入,在時(shí)鐘上升沿,數(shù)據(jù)被捕獲。tdo:測(cè)試數(shù)據(jù)輸出,串行輸出端,時(shí)鐘下降沿,數(shù)據(jù)被驅(qū)動(dòng)輸出。trst:測(cè)試復(fù)位輸入(僅用于擴(kuò)展jtag),異步、低電平有效,用于jtag初始化時(shí)。

1.12 fpga芯片內(nèi)有哪兩種存儲(chǔ)器資源?

fpga芯片內(nèi)有兩種存儲(chǔ)器資源:一種叫block ram,另一種是由lut配置成的內(nèi)部存儲(chǔ)器(也就是分布式ram,distribute ram)。block ram由一定數(shù)量固定大小的存儲(chǔ)塊構(gòu)成的,使用block ram資源不占用額外的邏輯資源,并且速度快。但是使用的時(shí)候消耗的block ram資源是其塊大小的整數(shù)倍。

1.13 fpga中可以綜合實(shí)現(xiàn)為ram/rom/cam的三種資源及其注意事項(xiàng)?

三種資源:block ram、觸發(fā)器(ff)、查找表(lut); 注意事項(xiàng):

1、在生成ram等存儲(chǔ)單元時(shí),應(yīng)該首選block ram 資源;原因有二:使用block ram等資源,可以節(jié)約更多的ff和4-lut等底層可編程單元,最大程度發(fā)揮器件效能,節(jié)約成本; block ram是一種可以配置的硬件結(jié)構(gòu),其可靠性和速度與用lut和register構(gòu)建的存儲(chǔ)器更有優(yōu)勢(shì)。

2、弄清fpga的硬件結(jié)構(gòu),合理使用block ram資源;

3、分析block ram容量,高效使用block ram資源和分布式ram資源(distribute ram)。

1.14 fpga設(shè)計(jì)中對(duì)時(shí)鐘的使用?(例如分頻等)

fpga芯片有固定的時(shí)鐘路由,這些路由能有減少時(shí)鐘抖動(dòng)和偏差。需要對(duì)時(shí)鐘進(jìn)行相位移動(dòng)或變頻的時(shí)候,一般不允許對(duì)時(shí)鐘進(jìn)行邏輯操作,這樣不僅會(huì)增加時(shí)鐘的偏差和抖動(dòng),還會(huì)使時(shí)鐘帶上毛刺。一般的處理方法是采用fpga芯片自帶的時(shí)鐘管理器如pll,dll或dcm,或者把邏輯轉(zhuǎn)換到觸發(fā)器的d輸入。

1.15 xilinx中與全局時(shí)鐘資源和dll相關(guān)的硬件原語(yǔ)

常用的與全局時(shí)鐘資源相關(guān)的xilinx器件原語(yǔ)包括:bufg, ibufgds, bufg, bufgp, bufgce, bufgmux, bufgdll, dcm等。1.16 hdl語(yǔ)言的層次概念?

hdl語(yǔ)言是分層次的、類型的,最常用的層次概念有系統(tǒng)與標(biāo)準(zhǔn)級(jí)、功能模塊級(jí),行為級(jí),寄存器傳輸級(jí)和門級(jí)。

1.17 查找表的原理與結(jié)構(gòu)?

查找表(look-up-table)簡(jiǎn)稱為lut,本質(zhì)上是一個(gè)ram。目前fpga中多使用4輸入的lut,所以每一個(gè)lut可以看成一個(gè)有 4位地址線的16x1的ram。當(dāng)用戶通過(guò)原理圖或hdl語(yǔ)言描述了一個(gè)邏輯電路以后,pld/fpga開(kāi)發(fā)軟件會(huì)自動(dòng)計(jì)算邏輯電路的所有可能的結(jié)果,并把結(jié)果事先寫(xiě)入ram,每輸入一個(gè)信號(hào)進(jìn)行邏輯運(yùn)算就等于輸入一個(gè)地址進(jìn)行查表,找出地址對(duì)應(yīng)的內(nèi)容,然后輸出。

1.18 ic設(shè)計(jì)前端到后端的流程和eda工具?

設(shè)計(jì)前端也稱邏輯設(shè)計(jì),后端設(shè)計(jì)也稱物理設(shè)計(jì),兩者并沒(méi)有嚴(yán)格的界限,一般涉及到與工藝有關(guān)的設(shè)計(jì)就是后端設(shè)計(jì)。1:規(guī)格制定:客戶向芯片設(shè)計(jì)公司提出設(shè)計(jì)要求。

2:詳細(xì)設(shè)計(jì):芯片設(shè)計(jì)公司(fabless)根據(jù)客戶提出的規(guī)格要求,拿出設(shè)計(jì)解決方案和具體實(shí)現(xiàn)架構(gòu),劃分模塊功能。目前架構(gòu)的驗(yàn)證一般基于 system c,仿真可以使用system c的仿真工具,cocentric和visual elite等。

3:hdl編碼:設(shè)計(jì)輸入工具:ultra,visual vhdl等 4:仿真驗(yàn)證:modelsim 5:邏輯綜合:synplify 6:靜態(tài)時(shí)序分析:synopsys的prime time 7:形式驗(yàn)證:synopsys的formality.1.19 什么是“線與”邏輯,要實(shí)現(xiàn)它,在硬件特性上有什么具體要求? 線與邏輯是兩個(gè)輸出信號(hào)相連可以實(shí)現(xiàn)與的功能。在硬件上,要用oc門(集電極開(kāi)路與非門)來(lái)實(shí)現(xiàn),由于不用oc門可能使灌電流過(guò)大,而燒壞邏輯門,因此在輸出端口應(yīng)加一個(gè)上拉電阻。

1.20 ic設(shè)計(jì)中同步復(fù)位與異步復(fù)位的區(qū)別? 同步復(fù)位在時(shí)鐘沿采復(fù)位信號(hào),完成復(fù)位動(dòng)作。

異步復(fù)位不管時(shí)鐘,只要復(fù)位信號(hào)滿足條件,就完成復(fù)位動(dòng)作。異步復(fù)位對(duì)復(fù)位信號(hào)要求比較高,不能有毛刺,如果其與時(shí)鐘關(guān)系不確定,也可能出現(xiàn)亞穩(wěn)態(tài)。

1.21 moore 與 meeley狀態(tài)機(jī)的特征?

moore 狀態(tài)機(jī)的輸出僅與當(dāng)前狀態(tài)值有關(guān), 且只在時(shí)鐘邊沿到來(lái)時(shí)才會(huì)有狀態(tài)變化。mealy 狀態(tài)機(jī)的輸出不僅與當(dāng)前狀態(tài)值有關(guān), 而且與當(dāng)前輸入值有關(guān)。

1.22 latch和register區(qū)別?行為描述中l(wèi)atch如何產(chǎn)生? 本質(zhì)的區(qū)別在于:latch是電平觸發(fā),register是邊沿觸發(fā)。register在同一時(shí)鐘邊沿觸發(fā)下動(dòng)作,符合同步電路的設(shè)計(jì)思想,而latch則屬于異步電路設(shè)計(jì),往往會(huì)導(dǎo)致時(shí)序分析困難,不適當(dāng)?shù)膽?yīng)用latch則會(huì)大量浪費(fèi)芯片資源。時(shí)序設(shè)計(jì)中盡量使用register觸發(fā)。行為描述中,如果對(duì)應(yīng)所有可能輸入條件,有的輸入沒(méi)有對(duì)應(yīng)明確的輸出,系統(tǒng)會(huì)綜合出latch。

比如://缺少else語(yǔ)句 always@(a or b)begin if(a==1)q <= b;end 1.23 單片機(jī)上電后沒(méi)有運(yùn)轉(zhuǎn),首先要檢查什么?

首先應(yīng)該確認(rèn)電源電壓是否正常;接下來(lái)就是檢查復(fù)位引腳電壓是否正常;然后再檢查晶振是否起振了。

如果系統(tǒng)不穩(wěn)定的話,有時(shí)是因?yàn)殡娫礊V波不好導(dǎo)致的。在單片機(jī)的電源引腳跟地引腳之間接上一個(gè)0.1uf的電容會(huì)有所改善。如果電源沒(méi)有濾波電容的話,則需要再接一個(gè)更大濾波電容,例如220uf的。遇到系統(tǒng)不穩(wěn)定時(shí),就可以并上電容試試(越靠近芯片越好)。

1.24 集成電路前端設(shè)計(jì)流程,寫(xiě)出相關(guān)的工具。1)代碼輸入(design input)用vhdl或者是verilog語(yǔ)言來(lái)完成器件的功能描述,生成hdl代碼 語(yǔ)言輸入工具:summit visualhdl mentor renior 圖形輸入: composer(cadence);viewlogic(viewdraw)2)電路仿真(circuit simulation)將vhd代碼進(jìn)行先前邏輯仿真,驗(yàn)證功能描述是否正確 數(shù)字電路仿真工具: verolog

:cadence verolig-xl synopsys vcs mentor modle-sim vhdl:cadence nc-vhdl synopsys vss mentor modle-sim 模擬電路仿真工具:

anti hspice pspice,spectre micro microwave: eesoft : hp 3)邏輯綜合(synthesis tools)邏輯綜合工具可以將設(shè)計(jì)思想vhd代碼轉(zhuǎn)化成對(duì)應(yīng)一定工藝手段的門級(jí)電路;將初級(jí)仿真中所沒(méi)有考慮的門沿(gates delay)反標(biāo)到生成的門級(jí)網(wǎng)表中,返回電路仿真階段進(jìn)行再仿真。最終仿真結(jié)果生成的網(wǎng)表稱為物理網(wǎng)表。

第 2 章 時(shí)序約束

2.1 時(shí)序約束的概念和基本策略

時(shí)序約束主要包括周期約束,偏移約束,靜態(tài)時(shí)序路徑約束三種。通過(guò)附加時(shí)序約束可以綜合布線工具調(diào)整映射和布局布線,是設(shè)計(jì)達(dá)到時(shí)序要求。

策略:附加時(shí)序約束的一般策略是先附加全局約束,然后對(duì)快速和慢速例外路徑附加專門約束。附加全局約束時(shí),首先定義設(shè)計(jì)的所有時(shí)鐘,對(duì)各時(shí)鐘域內(nèi)的同步元件進(jìn)行分組,對(duì)分組附加周期約束,然后對(duì)fpga/cpld輸入輸出pad附加偏移約束、對(duì)全組合邏輯的pad to pad路徑附加約束。附加專門約束時(shí),首先約束分組之間的路徑,然后約束快、慢速例外路徑和多周期路徑,以及其他特殊路徑。附加約束的作用:

1、提高設(shè)計(jì)的工作頻率(減少了邏輯和布線延時(shí));

2、獲得正確的時(shí)序分析報(bào)告;(靜態(tài)時(shí)序分析工具以約束作為判斷時(shí)序是否滿足設(shè)計(jì)要求的標(biāo)準(zhǔn),因此要求設(shè)計(jì)者正確輸入約束,以便靜態(tài)時(shí)序分析工具可以正確的輸出時(shí)序報(bào)告)

3、指定fpga/cpld的電氣標(biāo)準(zhǔn)和引腳位置。

2.2 fpga設(shè)計(jì)中如何實(shí)現(xiàn)同步時(shí)序電路的延時(shí)?

首先說(shuō)說(shuō)異步電路的延時(shí)實(shí)現(xiàn):異步電路一半是通過(guò)加buffer、兩級(jí)與非門等,但這是不適合同步電路實(shí)現(xiàn)延時(shí)的。在同步電路中,對(duì)于比較大的和特殊要求的延時(shí),一半通過(guò)高速時(shí)鐘產(chǎn)生計(jì)數(shù)器,通過(guò)計(jì)數(shù)器來(lái)控制延時(shí);對(duì)于比較小的延時(shí),可以通過(guò)觸發(fā)器打一拍,不過(guò)這樣只能延遲一個(gè)時(shí)鐘周期。

2.3 什么是同步邏輯和異步邏輯?

同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒(méi)有固定的因果關(guān)系。電路設(shè)計(jì)可分類為同步電路和異步電路設(shè)計(jì)。同步電路利用時(shí)鐘脈沖使其子系統(tǒng)同步運(yùn)作,而異步電路不使用時(shí)鐘脈沖做同步,其子系統(tǒng)是使用特殊的“開(kāi)始”和“完成”信號(hào)使之同步。由于異步電路具有下列優(yōu)點(diǎn)--無(wú)時(shí)鐘歪斜問(wèn)題、低電源消耗、平均效能而非最差效能、模塊性、可組合和可復(fù)用性--因此近年來(lái)對(duì)異步電路研究增加快速,論文發(fā)表數(shù)以倍增,而intel pentium 4處理器設(shè)計(jì),也開(kāi)始采用異步電路設(shè)計(jì)。v異步電路主要是組合邏輯電路,用于產(chǎn)生地址譯碼器、fifo或ram的讀寫(xiě)控制信號(hào)脈沖,其邏輯輸出與任何時(shí)鐘信號(hào)都沒(méi)有關(guān)系,譯碼輸出產(chǎn)生的毛刺通常是可以監(jiān)控的。同步電路是由時(shí)序電路(寄存器和各種觸發(fā)器)和組合邏輯電路構(gòu)成的電路,其所有操作都是在嚴(yán)格的時(shí)鐘控制下完成的。這些時(shí)序電路共享同一個(gè)時(shí)鐘clk,而所有的狀態(tài)變化都是在時(shí)鐘的上升沿(或下降沿)完成的。

同步時(shí)序邏輯電路的特點(diǎn):各觸發(fā)器的時(shí)鐘端全部連接在一起,并接在系統(tǒng)時(shí)鐘端,只有當(dāng)時(shí)鐘脈沖到來(lái)時(shí),電路的狀態(tài)才能改變。改變后的狀態(tài)將一直保持到下一個(gè)時(shí)鐘脈沖的到來(lái),此時(shí)無(wú)論外部輸入有無(wú)變化,狀態(tài)表中的每個(gè)狀態(tài)都是穩(wěn)定的。

異步時(shí)序邏輯電路的特點(diǎn):電路中除可以使用帶時(shí)鐘的觸發(fā)器外,還可以使用不帶時(shí)鐘的觸發(fā)器和延遲元件作為存儲(chǔ)元件,電路中沒(méi)有統(tǒng)一的時(shí)鐘,電路狀態(tài)的改變由外部輸入的變化直接引起。

2.4 同步電路和異步電路的區(qū)別?

同步電路:存儲(chǔ)電路中所有觸發(fā)器的時(shí)鐘輸入端都接同一個(gè)時(shí)鐘脈沖源,因而所有觸發(fā)器的狀態(tài)的變化都與所加的時(shí)鐘脈沖信號(hào)同步。異步電路:電路沒(méi)有統(tǒng)一的時(shí)鐘,有些觸發(fā)器的時(shí)鐘輸入端與時(shí)鐘脈沖源相連,這有這些觸發(fā)器的狀態(tài)變化與時(shí)鐘脈沖同步,而其他的觸發(fā)器的狀態(tài)變化不與時(shí)鐘脈沖同步。

2.5 同步設(shè)計(jì)的原則

1、盡可能使用同一時(shí)鐘,時(shí)鐘走全局時(shí)鐘網(wǎng)絡(luò)。多時(shí)鐘域采用“局部同步”。

2、避免使用緩和時(shí)鐘采樣數(shù)據(jù)。采用混合時(shí)鐘采用將導(dǎo)致fmax小一倍。

3、避免在模塊內(nèi)部使用計(jì)數(shù)器分頻所產(chǎn)生的時(shí)鐘。

4、避免使用門控時(shí)鐘。組合電路會(huì)產(chǎn)生大量毛刺,所以會(huì)在clk上產(chǎn)生毛刺導(dǎo)致ff誤翻轉(zhuǎn)??梢杂脮r(shí)鐘始能代替門控時(shí)鐘。

2.6 時(shí)序設(shè)計(jì)的實(shí)質(zhì)

電路設(shè)計(jì)的難點(diǎn)在時(shí)序設(shè)計(jì),時(shí)序設(shè)計(jì)的實(shí)質(zhì)就是滿足每一個(gè)觸發(fā)器的建立/保持時(shí)間的要求。

2.7 對(duì)于多位的異步信號(hào)如何進(jìn)行同步?

對(duì)一位的異步信號(hào)使用一位同步器,而對(duì)于多位的異步信號(hào),可以采用如下方法:1:可以采用保持寄存器加握手信號(hào)的方法(多數(shù)據(jù),控制,地址);2:特殊的具體應(yīng)用電路結(jié)構(gòu),根據(jù)應(yīng)用的不同而不同;3:異步fifo(最常用的緩存單元是dpram)。

2.8 什么是時(shí)鐘抖動(dòng)?

時(shí)鐘抖動(dòng)是指芯片的某一個(gè)給定點(diǎn)上時(shí)鐘周期發(fā)生暫時(shí)性變化,也就是說(shuō)時(shí)鐘周期在不

同的周期上可能加長(zhǎng)或縮短。它是一個(gè)平均值為0的平均變量。

2.9 建立時(shí)間與保持時(shí)間的概念?

setup/hold time 是測(cè)試芯片對(duì)輸入信號(hào)和時(shí)鐘信號(hào)之間的時(shí)間要求。建立時(shí)間是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來(lái)以前,其數(shù)據(jù)輸入端的數(shù)據(jù)必須保持不變的時(shí)間。輸入信號(hào)應(yīng)提前時(shí)鐘沿t時(shí)間到達(dá)芯片,這個(gè)t就是建立時(shí)間-setup time。如不滿足setup time,這個(gè)數(shù)據(jù)就不能被這一時(shí)鐘打入觸發(fā)器,只有在下一個(gè)時(shí)鐘沿,數(shù)據(jù)才能被打入觸發(fā)器。

保持時(shí)間是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來(lái)以后,其數(shù)據(jù)輸入端的數(shù)據(jù)必須保持不變的時(shí)間。如果hold time不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。

不考慮時(shí)鐘的skew,d2的建立時(shí)間不能大于(時(shí)鐘周期tsetup – hold

2.17 時(shí)鐘周期t,觸發(fā)器d1的寄存器到輸出時(shí)間最大為t1max,最小為t1min。

組合邏輯電路最大延遲為t2max,最小為t2min。問(wèn),觸發(fā)器d2的建立時(shí)間t3和保持時(shí)間應(yīng)滿足什么條件 t3setup>t+t2max,t3hold>t1min+t2min

第 3 章 rtl級(jí)設(shè)計(jì)

3.1 用verilog或vhdl寫(xiě)一段代碼,實(shí)現(xiàn)消除一個(gè)glitch? 將傳輸過(guò)來(lái)的信號(hào)經(jīng)過(guò)兩級(jí)觸發(fā)器就可以消除毛刺。

3.2 阻塞式賦值和非組塞式賦值的區(qū)別?

非阻塞賦值:塊內(nèi)的賦值語(yǔ)句同時(shí)賦值,一般用在時(shí)序電路描述中,同時(shí)執(zhí)行。阻塞賦值:完成該賦值語(yǔ)句后才做下一句的操作,一般用在組合邏輯描述中,順序執(zhí)行。

3.3 用fsm實(shí)現(xiàn)101101的序列檢測(cè)模塊。

a為輸入端,b為輸出端,如果a連續(xù)輸入為1101則b輸出為1,否則為

0。

如a: ***0100110 b: ***0000000 請(qǐng)畫(huà)出state machine;請(qǐng)用rtl描述其state machine。

狀態(tài)分配: idle:000 st0:001 st1:011 st2:010 st3:110

3.4 用verilog/vhdl寫(xiě)一個(gè)fifo控制器(包括空,滿,半滿信號(hào))。reg[n-1:0] memory[0:m-1];定義fifo為n位字長(zhǎng)容量m 八個(gè)always模塊實(shí)現(xiàn),兩個(gè)用于讀寫(xiě)fifo,兩個(gè)用于產(chǎn)生頭地址head和尾地址tail,一個(gè)產(chǎn)生counter計(jì)數(shù),剩下三個(gè)根據(jù)counter的值產(chǎn)生空,滿,半滿信號(hào)產(chǎn)生空,滿,半滿信號(hào)。

3.5 用d觸發(fā)器實(shí)現(xiàn)2分頻的verilog描述? module spanide2(clk , clk_o, reset);input clk , reset;output clk_o;wire in;reg out always @(posedge clk or posedge reset)if(reset)out <= 0;else out <= in;assign in = ~out;assign clk_o = out;endmodule

3.6 用d觸發(fā)器做個(gè)二分頻的電路?畫(huà)出邏輯電路? d觸發(fā)器的輸出q取反接到輸入,輸出作為二分頻輸出。

顯示工程設(shè)計(jì)中一般不采用這樣的方式來(lái)設(shè)計(jì),二分頻一般通過(guò)dcm或pll來(lái)實(shí)現(xiàn)。通過(guò)dcm或者pll得到的分頻信號(hào)沒(méi)有相位差。

3.7 描述一個(gè)交通信號(hào)燈的設(shè)計(jì)。module traffic

3.8 設(shè)計(jì)一個(gè)自動(dòng)飲料售賣機(jī),飲料10分錢,硬幣有5分和10分兩種,并考慮

找零,1.畫(huà)出fsm(有限狀態(tài)機(jī))2.用verilog編程,語(yǔ)法要符合fpga設(shè)計(jì)的要求3.設(shè)計(jì)工程中可使用的工具及設(shè)計(jì)大致過(guò)程

(1)點(diǎn)路變量分析:投入5分硬幣為一個(gè)變量,定義為a,為輸入;投入10分硬幣為一個(gè)變量,定義為b,為輸入;售貨機(jī)給出飲料為一變量,定義為y,為輸出;售貨機(jī)找零為一變量,定義為z,為輸出。(2)狀態(tài)確定:電路共有兩個(gè)狀態(tài):狀態(tài)s0,表示未投入任何硬幣;狀態(tài)s1,表示投入了5分硬幣。

(3)設(shè)計(jì)過(guò)程:設(shè)當(dāng)前為s0狀態(tài),當(dāng)接收到5分硬幣時(shí),轉(zhuǎn)換到s1狀態(tài),等待繼續(xù)投入硬幣;當(dāng)接收到10分硬幣時(shí),保持s0狀態(tài),彈出飲料,不找零。當(dāng)前狀態(tài)為s1時(shí),表示已經(jīng)有5分硬幣,若再接收5分硬幣,轉(zhuǎn)換到s0狀態(tài),彈出飲料,不找零;若接收到10分硬幣,轉(zhuǎn)換到s0狀態(tài),彈出飲料,找零。所用設(shè)計(jì)工具:quartus ii,modelsim

第 4 章 名詞解釋

4.1 sram,falsh memory及dram的區(qū)別? sram:靜態(tài)隨機(jī)存儲(chǔ)器,存取速度快,但容量小,掉電后數(shù)據(jù)會(huì)丟失,不像dram 需要不停的refresh,制造成本較高,通常用來(lái)作為快取(cache)記憶體使用 flash:閃存,存取速度慢,容量大,掉電后數(shù)據(jù)不會(huì)丟失

dram:動(dòng)態(tài)隨機(jī)存儲(chǔ)器,必須不斷的重新的加強(qiáng)(refreshed)電位差量,否則電位差將降低至無(wú)法有足夠的能量表現(xiàn)每一個(gè)記憶單位處于何種狀態(tài)。價(jià)格比sram便宜,但訪問(wèn)速度較慢,耗電量較大,常用作計(jì)算機(jī)的內(nèi)存使用。

ssram:synchronous static random access memory同步靜態(tài)隨機(jī)訪問(wèn)存儲(chǔ)器。它的一種類型的sram。ssram的所有訪問(wèn)都在時(shí)鐘的上升/下降沿啟動(dòng)。地址、數(shù)據(jù)輸入和其它控制信號(hào)均于時(shí)鐘信號(hào)相關(guān)。這一點(diǎn)與異步sram不同,異步sram的訪問(wèn)獨(dú)立于時(shí)鐘,數(shù)據(jù)輸入和輸出都由地址的變化控制。

sdram:synchronous dram同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器。

fpga設(shè)計(jì)中既可以用于靜態(tài)驗(yàn)證又可以用于動(dòng)態(tài)仿真的是(斷言,類似于c語(yǔ)言里的assert,靜態(tài)驗(yàn)證類似于程序在編譯階段就能發(fā)現(xiàn)錯(cuò)誤,動(dòng)態(tài)仿真是仿真階段發(fā)現(xiàn)錯(cuò)誤)的碼片速率是:3.84mcps

4.2 prom分類:

可擦除可編程的只讀存儲(chǔ)器(eprom):施加高壓電信號(hào)編程,置于紫外線中可擦除其內(nèi)容。

電可擦除可編程只讀存儲(chǔ)器(e2prom):高壓編程和擦除。flash存儲(chǔ)器:電信號(hào)對(duì)其編程和擦除。4.3 prom分類:

4.4 名詞irq,bios,usb,vhdl,sdr

4.5 給你一堆名詞,舉例他們的作用。有pci、ecc、ddr、interrupt、pipeline 中斷的類型,作用。

irq,bios,usb,vhdl,vlsi vco(壓控振蕩器)ram(動(dòng)態(tài)隨機(jī)存儲(chǔ)器),fir iir dft(離散傅立葉變換)或者是中文的,比如:a.量化誤差 b.直方圖 c.白平衡 pci:peripheral component interconnect(pci),ddr:doubledatarate ecc:error checking and correcting atpg:automatic test pattern generator自動(dòng)測(cè)試相量生成 cmos:complement metel oxide semi-conduct eco: engineering change order 工程修改訂單。

pci:pci是peripheral component interconnect(外設(shè)部件互連標(biāo)準(zhǔn))的縮寫(xiě)pci是由intel公司1991年推出的一種局部總線。最早提出的pci 總線工作在33mhz 頻率之下,傳輸帶寬達(dá)到了133mb/s(33mhz x 32bit/8),它為顯卡,聲卡,網(wǎng)卡,modem等設(shè)備提供了連接接口。

ecc:erro checking and correcting 數(shù)據(jù)校驗(yàn)糾錯(cuò),應(yīng)用在內(nèi)存上 ecc內(nèi)存 ddr:內(nèi)存 double date rate interrupt:中斷 分為硬件中斷和軟件中斷。硬件中斷分為可屏蔽中斷和不可屏蔽中斷。pipeline:流水線采用流水線技術(shù)的cpu使用指令重疊的辦法,即在一條指令還沒(méi)有處理完時(shí),就開(kāi)始處理下一條指令。典型的流水線將每一條機(jī)器指令分成5步,即取指、譯碼、取操作數(shù)(或譯碼2)、執(zhí)行、回寫(xiě)。在理想條件下,平均每個(gè)時(shí)鐘周期可以完成一條指令而所謂“超級(jí)流水線處理”是將機(jī)器指令劃分為更多級(jí)的操作,以減輕每一級(jí)的復(fù)雜程度。在流水線的每一步中,如果需要執(zhí)行的邏輯操作少一些,則每一步就可以在較短的時(shí)間內(nèi)完成。tlb:translate look side buffers,轉(zhuǎn)換旁視緩沖器

apic: advanced programmable interrupt ual processing雙處理器

fpga選擇題及答案篇三

程序開(kāi)發(fā) 卷1

php程序員考題

考試說(shuō)明:

1、試卷總分為100分。

2、本次考試時(shí)間為120分鐘。

一、邏輯推理題(9分,每題3分)

夫婦請(qǐng)了tom夫婦和henrry夫婦來(lái)他們家玩撲克。這種撲克游戲有一種規(guī)則,夫婦兩個(gè)不能一組。jack跟lily一組,tom的隊(duì)友是henrry的妻子,linda的丈夫和sara一組。那么這三對(duì)夫婦分別為:(b)a. jack—sara,tom—linda,henrry—lily b. jack—sara,tom—lily,henrry—linda c. jack—linda,tom—lily,henrry—sara d. jack—lily,tom—sara,henrry—linda

2.有17根11.1米長(zhǎng)的鋼管,要截成1.0米和0.7米的甲、乙兩種長(zhǎng)度的管子,要求截成的甲、乙兩種管子的數(shù)量一樣多。問(wèn):最多能截出甲、乙兩種管子各多少根?(c)a.99 b.105 c.111 d.121

3.一個(gè)水庫(kù)在年降水量不變的情況下,能夠維持全市12萬(wàn)人20年得用水量。在該市新遷入3萬(wàn)人之后,該水庫(kù)只夠維持15年得用水量。市政府號(hào)召節(jié)約用水,希望能將水庫(kù)的使用壽命提高到30年。那么該市市民平均需要節(jié)約多少比例的水才能實(shí)現(xiàn)政府制定的目標(biāo)?(a)a.2/5 b.2/7 c.1/3 d.1/4

二、php語(yǔ)言題(36分,每題3分)

1.語(yǔ)句for($k=0;$k=1;$k++);和語(yǔ)句for($k=0;$k==1;$k++);執(zhí)行的次數(shù)分別是(3分): a 無(wú)限和0 b 0和無(wú)限 c 都是無(wú)限 d 都是0 參考答案:a

2.讀取post方法傳遞的表單元素值的方法是(3分): a $_post[“名稱”] b $_post[“名稱”] c $post[“名稱”] d $post[“名稱”] 參考答案:b

3.下面哪個(gè)函數(shù)可以打開(kāi)一個(gè)文件,以對(duì)文件進(jìn)行讀和寫(xiě)操作?(3分)a fget()

程序開(kāi)發(fā) 卷1

b file_open()c fopen()d open_file()參考答案:c

4.下面哪個(gè)選項(xiàng)沒(méi)有將 john 添加到users 數(shù)組中?(3分)(a)$users[] = ‘john’;(b)array_add($users,’john’);(c)array_push($users,‘john’);(d)$users ||= ‘john’;參考答案:b

是一種______腳本語(yǔ)言,基于______引擎。php最常被用來(lái)開(kāi)發(fā)動(dòng)態(tài)的______內(nèi)容,此外,它同樣還可被用來(lái)生成______(以及其他)文檔。(3分)a.動(dòng)態(tài),php,數(shù)據(jù)庫(kù),html b.嵌入式,zend,html,xml c.基于perl的,php,web,靜態(tài) d.嵌入式,zend,docbook文檔,mysql e.基于zend的,php,圖像,html 參考答案:b

6.函數(shù)的形參與實(shí)參之間的數(shù)值傳遞方式有哪些?如何傳遞?(5分)

答:(1)按值傳遞方式,將實(shí)參的值復(fù)制到對(duì)應(yīng)的形參中,在函數(shù)內(nèi)部的操作針對(duì)形參進(jìn)行,操作的結(jié)果不會(huì)影響到實(shí)參,即函數(shù)返回值,實(shí)參的值不會(huì)改變。

(2)按引用傳遞方式,按引用傳遞方式就是引用將實(shí)參的內(nèi)存地址傳遞到形參中,這時(shí)在函數(shù)內(nèi)部的所有的操作都會(huì)影響到實(shí)參的值,返回后實(shí)參的值會(huì)發(fā)生變化,引用傳遞方式就是傳遞時(shí)在原基礎(chǔ)上加&號(hào)即可。

(3)默認(rèn)函數(shù)(可選參數(shù))??蛇x參數(shù)指定某個(gè)參數(shù)為可選參數(shù),將可選參數(shù)放在參數(shù)引表末尾,并且指定其默認(rèn)值為空。

7.定義:$str=”a1b2c3”,請(qǐng)寫(xiě)出下面兩種匹配的結(jié)果以及解釋一下兩者的區(qū)別。(5分)preg_match(‘/[w]*[d]+/i’),$str,$ary);echo $ary[0];preg_match(‘/[w]*?[d]+/i’,$str,$ary);echo $ary[0];參考答案:第一個(gè)輸出為a1b2c3,第二個(gè)輸出為a1。

區(qū)別主要是[w]*,后面有沒(méi)有跟問(wèn)號(hào),php的正則匹配模式默認(rèn)為貪婪模式,即第一個(gè)模式,表示*取盡量多的匹配字符,第二個(gè)加了個(gè)限定符?,為非貪婪(或懶惰模式),表示*取盡量少的匹配字符。(能寫(xiě)出貪婪和懶惰的區(qū)別,正則表達(dá)式已經(jīng)沒(méi)大問(wèn)題了。)

n和cookies 有什么區(qū)別?如果瀏覽器禁用了cookies,session還可以使用嗎?為什么?(5分)

參考答案:cookies存儲(chǔ)在客戶端,session存儲(chǔ)在服務(wù)端。瀏覽器禁用了cookies,session也不可以使用,因?yàn)閟esession是需要客戶端發(fā)送一個(gè)sessionid到服務(wù)端,禁用了cookies,客戶端就不能保存此sessionid,session也失效了。(session是常用的,考察使用的熟悉程度)

程序開(kāi)發(fā) 卷1

二進(jìn)制數(shù)據(jù)流是處理是用什么函數(shù)的?(4分)參考答案:pack和unpack。(與服務(wù)端通信用到的解析方法)

10.求兩個(gè)日期的差數(shù),例如2009-3-1 ~ 2009-4-4 的日期差數(shù)?(4分)答:(strtotime(‘2009-4-4’)-strtotime(‘2009-3-1’))/3600*24

三、linux操作題(20分,每題5分)1.請(qǐng)盡量寫(xiě)出你熟悉的linux文件操作命令及其作用。

參考答案:自由發(fā)揮.基本的文件操作命令rm(移除),mv(移動(dòng)),cp(復(fù)制),chmod(改權(quán)限),pwd(查看當(dāng)前路徑),mkdir(創(chuàng)建目錄)ls(列舉當(dāng)前目錄)2.3.4.簡(jiǎn)述linux下,rsync同步命令怎么實(shí)現(xiàn)無(wú)需輸入密碼數(shù)據(jù)同步?(5分)

參考答案:在機(jī)器1上生成公鑰私鑰對(duì),將生成的公鑰復(fù)制至機(jī)器2,加入到~/.ssh/。即可實(shí)現(xiàn)無(wú)密碼同步。(同步?jīng)]問(wèn)題了)

四、綜合問(wèn)答題(35分,每題5分),lnmp分別指什么?

參考答案:lamp:linux,apache,mysql,php lnmp:linux,nginx,mysql,php linux文本編輯器vim(vi)命令行模式下有:q,:w, /word ,?word表示什么? 參考答案::q退出,:w保存,/word往下查找,?word往上查找.(熟悉linux編輯)linux怎么添加定時(shí)任務(wù)? 參考答案:crontab –e

2.11.請(qǐng)使用偽語(yǔ)言結(jié)合數(shù)據(jù)結(jié)構(gòu)冒泡排序法對(duì)以下一組數(shù)據(jù)進(jìn)行排序 10 2 36 14 10 25 23 85 99 45。

答:

$str=’10 2 36 14 10 25 23 85 99 45′;$arr=explode(‘ ‘,$str);$count=count($arr);for($i=0;$i<$count;$i++){ for($j=$i+1;$j<$count;$j++){ if($arr[$j]<$arr[$i]){ $temp=$arr[$i];$arr[$i]=$arr[$j];$arr[$j]=$temp;} } } $str1=implode(‘ ‘,$arr);echo$str1;

3.簡(jiǎn)述mysql中union all,left join的用法。

程序開(kāi)發(fā) 卷1

參考答案:union all將兩次或多次查詢的結(jié)果合并。

left join從左表那里返回所有的行,即使在右表中沒(méi)有匹配的行。(這兩個(gè)能記住,mysql也比較熟了)

優(yōu)化有什么方法?

參考答案:簡(jiǎn)單點(diǎn)的就是程序員寫(xiě)高質(zhì)量的sql語(yǔ)句,數(shù)據(jù)庫(kù)設(shè)計(jì)優(yōu)秀,按需要建立索引(重點(diǎn))。深入點(diǎn)的,優(yōu)化mysql配置。

5.一個(gè)表中的id有多個(gè)記錄,把所有這個(gè)id的記錄查出來(lái),并顯示共有多少條記錄數(shù),用sql語(yǔ)句及視圖、存儲(chǔ)過(guò)程分別實(shí)現(xiàn)。

create procedure proc_countnum(in columnid int,out rowsno int)begin select count(*)into rowsno from member where member_id=columnid;end call proc_countnum(1,@no);select @no;方法:視圖:

create view v_countnum as select member_id,count(*)as countnum from member group by member_id select countnum from v_countnum where member_id=1

6.請(qǐng)舉例說(shuō)明在你的開(kāi)發(fā)過(guò)程中用什么方法來(lái)加快頁(yè)面的加載速度

參考答案:自由發(fā)揮題,言之有理即可(如:要用到服務(wù)器資源時(shí)才打開(kāi),及時(shí)關(guān)閉服務(wù)器資源,數(shù)據(jù)庫(kù)添加索引,頁(yè)面可生成靜態(tài),圖片等大文件單獨(dú)服務(wù)器。使用代碼優(yōu)化工具)。

7.對(duì)于大流量的網(wǎng)站,您采用什么樣的方法來(lái)解決訪問(wèn)量問(wèn)題? 參考答案:確認(rèn)服務(wù)器硬件是否足夠支持當(dāng)前的流量,數(shù)據(jù)庫(kù)讀寫(xiě)分離,優(yōu)化數(shù)據(jù)表,控制大文件的下載,使用不同主機(jī)分流主要流量確認(rèn)服務(wù)器硬件是否足夠支持當(dāng)前的流量,數(shù)據(jù)庫(kù)讀寫(xiě)分離,優(yōu)化數(shù)據(jù)表,程序功能規(guī)則,禁止外部的盜鏈,控制大文件的下載,使用不同主機(jī)分流主要流量。

fpga選擇題及答案篇四

助理、秘書(shū)筆試試題及答案

一、單項(xiàng)選擇題

一般智力測(cè)驗(yàn)(1~5題)

1.3、5、9、17、(b)

a.29b.33c.30d.40

2.現(xiàn)有37名人員需要渡河,只有一只小船,每船每次只能載5人,請(qǐng)問(wèn)需要(c)次才能渡完

a.7b.8c.9d.10

3.如果4個(gè)礦泉水空瓶可以換一瓶礦泉水,現(xiàn)有15個(gè)礦泉水空瓶,不交錢最多可以換礦泉水(c)。

a.3瓶b.4瓶c.5瓶d.6瓶

4.甲乙丙丁4個(gè)小孩在外面玩耍,其中一個(gè)小孩不小心打碎了鄰居家的一塊玻璃,鄰居家的主人過(guò)來(lái),想問(wèn)問(wèn)是誰(shuí)打破的玻璃。

甲:“是丙打碎的?!?/p>

乙:“不是我打碎的。”

丙:“甲在說(shuō)謊。”

?。骸笆羌状蛩榈摹!?/p>

他們4個(gè)人中只有一個(gè)人說(shuō)的是真話,其余三個(gè)都是假話。

請(qǐng)問(wèn):是誰(shuí)打碎的玻璃(b)

a.甲b.乙c.丙d.丁

5.甲、乙、丙三人買書(shū)共花費(fèi)96元錢,已知丙比甲多花16元,乙比甲多花8元,則甲、乙、丙三人所花的錢的比是(d)。

a.3:5:4b.4:5:6c.2:3:4d.3:4:5

語(yǔ)言理解能力(6~11題)

6.隨著工業(yè)的發(fā)展和人口的增長(zhǎng),排放的廢污水量也相應(yīng)地(a)增加,從而導(dǎo)致了許多江、河、湖、海及地下水受到嚴(yán)重污染。

a.迅猛b.急劇c.迅速d.劇烈

7.他對(duì)武俠小說(shuō)的(d),使他不再專心學(xué)習(xí),以至于學(xué)習(xí)成績(jī)出現(xiàn)很大的退步。

a.熱愛(ài)b.愛(ài)好c.癡迷d.迷戀

8.下面4句話中,有歧義的一句是(d)

a.天橋拐角處坐著一位老人,盤腿而坐,吹著一個(gè)小口風(fēng)琴

b.他仿佛看見(jiàn)父親發(fā)怒的眼睛責(zé)備地望著他

c.他對(duì)你說(shuō)的一番話,我看你一句都沒(méi)聽(tīng)進(jìn)去

d.我已經(jīng)和你父親說(shuō)好了,周末咱們一塊去

9.甲比乙大,乙小于丙,則可推斷出(c)

a.甲大于丙b. 甲小于丙c.無(wú)法確定甲與丙的大小d.以上說(shuō)法均不正確

10.小林認(rèn)為自己的領(lǐng)導(dǎo)從來(lái)不會(huì)認(rèn)為他在日常工作中不是一個(gè)兢兢業(yè)業(yè)的員工。

請(qǐng)問(wèn):小林的領(lǐng)導(dǎo)認(rèn)為小林是不是一個(gè)兢兢業(yè)業(yè)的員工(b)

a.不是b.是c.沒(méi)表明態(tài)度d.不太好說(shuō)

專業(yè)知識(shí)測(cè)試(12~24題)

11.秘書(shū)人員要具有(a)的美德

a.謙虛謹(jǐn)慎b.惟命是從c.謹(jǐn)小慎微d.察言觀色

12.各行各業(yè)都有自己的職業(yè)道德,秘書(shū)人員也須加強(qiáng)職業(yè)道德修養(yǎng),其中很重要的一條是不可(c)

a.有自己的想法和創(chuàng)新b.更多地考慮自己的私人利益

c.假借上級(jí)的名義以權(quán)謀私d.做好自己分內(nèi)的事情,對(duì)公司的其他事情漠不關(guān)心

13.做會(huì)議記錄時(shí),除了要把可有可無(wú)或重復(fù)的語(yǔ)句刪去,還要盡可能做到既注重精,又注重詳,則需采用(b)記錄法

a.綱要b.精詳c.精要d.補(bǔ)充

14.“人定一”(人定勝天)采用了漢字速記中的(a)略寫(xiě)法。

a.成語(yǔ)b.熟知c.詞組d.多音節(jié)詞

15.秘書(shū)人員不準(zhǔn)向客人索要禮品,如對(duì)方主動(dòng)贈(zèng)送應(yīng)婉言謝絕,無(wú)法謝絕的應(yīng)該(b)

a.收下歸自己所有b.收下后上交公司c.及時(shí)匯報(bào)d.先收下,后退回

16.秘書(shū)接待工作的3項(xiàng)主要任務(wù)分別是:安排好來(lái)賓的工作事宜、接待工作和

(d)

a.學(xué)習(xí)b.參觀訪問(wèn)c.培訓(xùn)活動(dòng)d.業(yè)余文化娛樂(lè)活動(dòng)

17.在接待工作中,最常使用的接待規(guī)格是(c)。

a.高格接待b.低格接待c.對(duì)等接待d.參照以往的接待規(guī)格而定

18.對(duì)檔案存放進(jìn)行管理和維護(hù)檔案完整與安全的活動(dòng)屬于檔案(b)

a.整理工作b.保管工作c.統(tǒng)計(jì)工作d.分析工作

19.檔案部門的檢索工具,按照編制的方法,其中之一是(b)

a.人名索引b.指南c.全宗指南d.案卷目錄

20.立卷類目是(c)

a.案卷名冊(cè)b.移交目錄c.案卷目錄d.分類歸卷方案

21.根據(jù)有關(guān)規(guī)定,我國(guó)檔案保管期限的檔次分為(b)

a.永久、定期b.永久、長(zhǎng)期、短期

c.永久、長(zhǎng)期、短期、不歸檔d.永久、長(zhǎng)期、短期、不移交

22.標(biāo)引一份公文文稿,首先是從(c)開(kāi)始

a.分析主題b.查表選詞c.審計(jì)文稿d.概念組配

23.多級(jí)上行文(d)

a.在少數(shù)特殊情況下才可以采用b.是上行文最基本的行文方式

c.是上行文一般使用的行文方式d.只有在少數(shù)十分特殊的必要情況下才可以采用

24.通用文書(shū)中指揮性文書(shū)有(a)

a.命令、指示、決定、條例等b.命令、指示、決定、批復(fù)等

c.命令、指示、決定、規(guī)定等d.命令、批示、決定、辦法等

二、多項(xiàng)選擇題

主要用于考察對(duì)專業(yè)知識(shí)的掌握程度

1.接待工作中的握手禮儀要求(abcd)

a.距離受禮者約一步,上身略向前傾b.四指并攏,拇指張向受禮者

c.兩足立正,伸出右手d.由年長(zhǎng)者、身份地位高者、女性先伸手

2.文檔檢索的方法主要有(abcd)

a.按事件主題檢索法b.按部門機(jī)構(gòu)檢索法

c.地區(qū)檢索法d.時(shí)間檢索法

3.對(duì)一般秘書(shū)部門而言,保密工作的主要內(nèi)容包括(abc)

a.文件保密b.會(huì)議保密c.一般工作保密d.來(lái)訪保密

4.為安排好領(lǐng)導(dǎo)的參觀活動(dòng),應(yīng)做好(abc)準(zhǔn)備

a.物質(zhì)b.思想c.資料d.保健

5.會(huì)議的名稱可以由以下幾個(gè)部分構(gòu)成(abc)

a.主辦單位的名稱b.會(huì)議的主題c.內(nèi)容及會(huì)議的性質(zhì)d.會(huì)議的范圍

三、簡(jiǎn)答題

1.您認(rèn)為秘書(shū)人員的主要工作職責(zé)是什么?如果您現(xiàn)在已經(jīng)成功地得到這個(gè)職位,您打算如何做好自己的本職工作?

主要要點(diǎn):計(jì)劃分析能力

言語(yǔ)表達(dá)能力

2.您認(rèn)為一個(gè)合格的秘書(shū)應(yīng)該具備哪些素質(zhì)?

主要要點(diǎn):對(duì)基本知識(shí)的掌握程度

3.您工作表現(xiàn)很好,也因此得到了領(lǐng)導(dǎo)的賞識(shí),但卻遭到了同事的異議,在這種情況下,您怎么解決這一問(wèn)題?

主要要點(diǎn):應(yīng)聘者的人際溝通能力

4.在工作中,如果領(lǐng)導(dǎo)交給您一項(xiàng)工作,而您知道那是錯(cuò)誤的,此時(shí),您打算怎么辦?

主要要點(diǎn):解決問(wèn)題的能力

綜合素質(zhì)

四、寫(xiě)作

即將到年底,公司召開(kāi)年會(huì),現(xiàn)總經(jīng)理讓您寫(xiě)一份年會(huì)發(fā)言稿,字?jǐn)?shù)要求:500~800字。

主要要點(diǎn):公文寫(xiě)作能力

fpga選擇題及答案篇五

行政文員筆試題

一、請(qǐng)寫(xiě)出企業(yè)常用的公文文種?(5分)

答:(考察對(duì)公文的一般理解)

一般企業(yè)公文有通知、請(qǐng)示、會(huì)議紀(jì)要、函(邀請(qǐng)函、復(fù)函)、總結(jié)、報(bào)告。

二、就你的理解行政工作應(yīng)包括哪些內(nèi)容?如何才能做好這項(xiàng)工作?(10分)

答:(考察行政工作的整體感覺(jué))

1、日常事務(wù)工作(會(huì)議、人員接待、電話接待、采購(gòu)、發(fā)放辦公用品),檔案合同工作。

2、擬定相關(guān)公文;協(xié)助直屬領(lǐng)導(dǎo)策劃員工活動(dòng)及組織會(huì)議、活動(dòng);

3、協(xié)助直屬領(lǐng)導(dǎo)企業(yè)文化建設(shè),草擬、修改相關(guān)制度;

4、公司辦公場(chǎng)地綠化;辦公場(chǎng)地清潔、環(huán)境維護(hù)。

5、勞動(dòng)紀(jì)律監(jiān)督、行政費(fèi)用統(tǒng)計(jì)及核算。

6、后勤支持性服務(wù)(辦公設(shè)備維修維護(hù)、名片印制、定餐等)

7、有關(guān)政府政策及信息、行業(yè)信息的收集。

三、公司老總在例會(huì)說(shuō):“上個(gè)月公司的電費(fèi)開(kāi)支很大,有一些浪費(fèi),大家要注意一下。”你對(duì)此種情形如何辦理?(10分)

答:(考察工作的主動(dòng)性及細(xì)致程度)

四、從行政方面控制公司日常的成本,你覺(jué)得從哪幾個(gè)方面入手?(10分)

答:控制公司日常成本,應(yīng)從以下幾方面入手:

1、復(fù)印、打印控制。

2、辦公用品購(gòu)買成本控制。

3、辦公用品領(lǐng)用控制。

4、辦公用品使用情況控制。

5、水電費(fèi)用控制。

6、辦公電話費(fèi)用控制。

7、會(huì)議和活動(dòng)組織成本控制。

8、定期向公司全體成員宣傳節(jié)約意識(shí)。

五、公司的上級(jí)主管于明天到公司考察參觀,你覺(jué)得需要做哪些方面的準(zhǔn)備工作。(15分)

答:應(yīng)做好以下工作:

1、住宿、行程安排。

2、工作匯報(bào)資料收集。

3、工作會(huì)議安排。

4、陪同參觀人員安排

六、辦公軟件操作。(50分)

(1)以中秋活動(dòng)內(nèi)容作一份word版通知,同時(shí)用ppt格式制作一份簡(jiǎn)單的策劃方案。(25分)

答:策劃方案由行政助理草擬。

1、說(shuō)明這次活動(dòng)的目的;

2、落實(shí)活動(dòng)時(shí)間、地點(diǎn),主要與直屬領(lǐng)導(dǎo)協(xié)商確定;

3、確定參加人員;

4、落實(shí)活動(dòng)主持,與領(lǐng)導(dǎo)協(xié)商確定;

5、確定活動(dòng)行程,與領(lǐng)導(dǎo)協(xié)商確定。其它,場(chǎng)地布置,服務(wù)。

(2)在《員工花名冊(cè)》中增加 一欄“工齡”,同時(shí)篩選出入職滿一年的員工檔案信息,并將工齡填上。分部門匯總工資總額。(25分)

全文閱讀已結(jié)束,如果需要下載本文請(qǐng)點(diǎn)擊

下載此文檔
a.付費(fèi)復(fù)制
付費(fèi)獲得該文章復(fù)制權(quán)限
特價(jià):5.99元 10元
微信掃碼支付
已付款請(qǐng)點(diǎn)這里
b.包月復(fù)制
付費(fèi)后30天內(nèi)不限量復(fù)制
特價(jià):9.99元 10元
微信掃碼支付
已付款請(qǐng)點(diǎn)這里 聯(lián)系客服